HiPer High Performance VLSI Design מצגת לקראת קול קורא 2013 ספטמבר 8/2013 רקע כללי שוק ה VLSI-ניצב היום מול קונפליקט של דרישה גוברת לביצועים גבוהים מאד מצד אחד תוך צורך בהורדת הספק ומחיר נמוך מהצד השני הדרישה להספק נמוך באה הן מצד ישומים של Mobileוהן עבור שרתים ותחנות בסיס אשר צורכים אנרגיה רבה (35% מההוצאות של פייסבוק על שרתים היא עלות האנרגיה) שיפור ביצועים מושג היום הן ע"י העלאת קצב שעון והן ע"י ריבוי ליבות הרמת קצב השעון נתקל בבעיות של הספק גבוה וגידול בשטח הפתרון של ריבוי ליבות לא נותן מענה ליניארי לבעית הביצועים המעבר לטכנולוגיות ייצור חדשות שנובע מהצורך בביצועים טובים ושטח רכיב קטן יותר הוא יקר בצורה אקספוננציאלית ובמקרים רבים קשה להצדקה כלכלית בעיות ואתגרים שיפור ביצועים הוא היעד המרכזי בתחום הVLSI- יש צורך בשיפור ביצועים ללא מעבר לשיטות ייצור מתחת ל 28-ננומטר העלאת קצב שעון ללא הגדלה משמעותית של הספק ושל שטח הרכיב יכולת שימוש יעיל בארכיטקטורה של ריבוי ליבות להעלאת ביצועים הורדת מתח העבודה במטרה לחסוך הספק תוך שמירה על ביצועים גבוהים הפוטנציאל העיסקי שוק ה VLSI-העולמי מוערך בכ 300-מיליארד דולר בשנה עם שיעורי צמיחה גבוהים שוק ה Mobile-גדל בקצב של כ 20-אחוז לשנה יכולת התחרות של חברות ישראליות הצטמצם בשנים האחרונות בין השאר עקב תחרות מהמזרח ותהליך מאסיבי של מיזוגים ורכישות עליונות טכנולוגית וחדשנות מתמדת היא הדרך העיקרית להשגת הצלחה עיסקית בתחום זה חזון המאגד ומטרותיו מאגד HiPerיפתח טכנולוגיות להכפלת ביצועים ברמת הרכיב והמערכת בגיאומטריית ייצור נתונה המאגד יתמקד הן ברמת הרכיב ( )SOCוהן ברמת המערכת על מנת ליצור שיפור כולל של הביצועים המאגד יפתח ערכת כלים שישמשו כתשתית לפיתוח יכולות הכפלת ביצועים לכלל חברי המאגד נושאים עיקריים בתוכנית הפיתוח פיתוח שיטות מתקדמות ומיקרו-ארכיטקטורה תואמת לשיפור ביצועים פיתוח שיטות חדשות לשימוש יעיל בעיבוד מקבילי ללא העלאת הספק משמעותית פיתוח ממשקים מהירים ופרוטוקולים תומכים ללא הגדלת שטח הרכיב וההספק פיתוח קומפיילרים וכלי תוכנה לתמיכה בשיפור ביצועים החברים המייסדים הצטרפות למאגד המאגד פונה לחברות תעשייה וצוותי מחקר אקדמיים הפועלים בתחומי המו"פ הרלבנטיים: חברה תעשייתית הפועלת בתחום של פיתוח רכיבי VLSIהדורשים ביצועים גבוהים וחסכון בהספק צוות מחקר אקדמי הפעול בתחום של שיפור ביצועים במערכות ,VLSIבתחום של חסכון בהספק ובתחום של צמצום שטח הרכיב לפרטים נוספים ניתן לפנות אל: שי אדר shay.adar@ceva-dsp.com - אלי זיס eli.zyss@altair-semi.com - תודה רבה!
© Copyright 2024